Doorgaan naar hoofdnavigatie Doorgaan naar zoeken Ga verder naar hoofdinhoud

A 14b 200MS/s DAC with SFDR>78dBc, IM3

  • Yongjian Tang
  • , J. Briaire
  • , K. Doris
  • , R.H.M. Veldhoven, van
  • , P.C.W. Beek, van
  • , J.A. Hegt
  • , A.H.M. Roermund, van

Onderzoeksoutput: Hoofdstuk in Boek/Rapport/CongresprocedureConferentiebijdrageAcademicpeer review

390 Downloads (Pure)

Samenvatting

A 14-bit 200MS/s current-steering DAC with a novel digital calibration technique called dynamic-mismatch mapping (DMM) is presented. Compared to traditional static-mismatch mapping and dynamic element matching, DMM reduces the nonlinearities caused by both amplitude and timing errors, without noise penalty. This 0.14µm CMOS DAC achieves a state-of-the-art performance of SFDR>78dBc, IM3
Originele taal-2Nederlands
TitelProceeding of 2010 IEEE Symposium on VLSI Circuits, 16-18 June 2010, Honolulu, USA
Plaats van productiePiscataway
UitgeverijInstitute of Electrical and Electronics Engineers
ISBN van geprinte versie978-1-4244-5454-9
DOI's
StatusGepubliceerd - 2010

Citeer dit