A 12b 2.9GS/s DAC with IM3>60dB beyond 1 GHz in 65nm CMOS

C.H. Lin, F. Goes, J. Westra, J. Mulder, Y. Lin, E. Arslan, E. Ayranci, X. Liu, K. Bult

Onderzoeksoutput: Hoofdstuk in Boek/Rapport/CongresprocedureConferentiebijdrageAcademicpeer review

58 Citaten (Scopus)
1 Downloads (Pure)

Samenvatting

A 12b 2.9GS/s current-steering DAC implemented in 65nm CMOS is presented, with an IM3 «-60dBc beyond 1GHz while driving a 50¿ load with an output swing of 2.5Vpp-diff and dissipating a power of 188mW. The SFDR measured at 2.9GS/s is better than 60dB beyond 340MHz.
Originele taal-2Engels
TitelISSCC 2009
Pagina's74-75a
DOI's
StatusGepubliceerd - 2009
Evenement56th IEEE International Solid-State Circuits Conference (ISSCC 2009) - San Francisco, CA , Verenigde Staten van Amerika
Duur: 8 feb 200912 feb 2009
Congresnummer: 56

Congres

Congres56th IEEE International Solid-State Circuits Conference (ISSCC 2009)
Verkorte titelISSCC 2009
LandVerenigde Staten van Amerika
StadSan Francisco, CA
Periode8/02/0912/02/09
AnderInternational Solid-State Circuits Conference, San Francisco, 2009

Vingerafdruk Duik in de onderzoeksthema's van 'A 12b 2.9GS/s DAC with IM3>60dB beyond 1 GHz in 65nm CMOS'. Samen vormen ze een unieke vingerafdruk.

  • Citeer dit

    Lin, C. H., Goes, F., Westra, J., Mulder, J., Lin, Y., Arslan, E., Ayranci, E., Liu, X., & Bult, K. (2009). A 12b 2.9GS/s DAC with IM3>60dB beyond 1 GHz in 65nm CMOS. In ISSCC 2009 (blz. 74-75a) https://doi.org/10.1109/ISSCC.2009.4977314